電源、地處理,(1)不同電源、地網(wǎng)絡(luò)銅皮分割帶優(yōu)先≥20Mil,在BGA投影區(qū)域內(nèi)分隔帶小為10Mil。(2)開關(guān)電源按器件資料單點(diǎn)接地,電感下不允許走線;(3)電源、地網(wǎng)絡(luò)銅皮的最小寬度處滿足電源、地電流大小的通流能力,參考4.8銅皮寬度通流表。(4)電源、...
整板扇出(1)對(duì)板上已處理的表層線和過孔按照規(guī)則進(jìn)行相應(yīng)的調(diào)整。(2)格點(diǎn)優(yōu)先選用25Mil的,其次采用5Mil格點(diǎn),過孔扇出在格點(diǎn)上,相同器件過孔走線采用復(fù)制方式,保證過孔上下左右對(duì)齊、常見分立器件的扇出形式(3)8MIL過孔中心間距35MIL以上,10MI...
電源模塊擺放電源模塊要遠(yuǎn)離易受干擾的電路,如ADC、DAC、RF、時(shí)鐘等電路模塊,發(fā)熱量大的電源模塊,需要拉大與其它電路的距離,與其他模塊的器件保持3mm以上的距離。不同模塊的用法電源,靠近模塊擺放,負(fù)載為整板電源供電的模塊優(yōu)先擺放在總電源輸入端。其它器件擺放...
通過規(guī)范PCBLayout服務(wù)操作要求,提升PCBLayout服務(wù)質(zhì)量和保證交期的目的。適用范圍適用于我司PCBLayout業(yè)務(wù)。文件維護(hù)部門設(shè)計(jì)部。定義與縮略語(1)PCBLayout:利用EDA軟件將邏輯原理圖設(shè)計(jì)為印制電路板圖的全過程。(2)PCB:印刷...
整板布線,1)所有焊盤必須從中心出線,線路連接良好,(2)矩形焊盤出線與焊盤長邊成180度角或0度角出線,焊盤內(nèi)部走線寬度必須小于焊盤寬度,BGA焊盤走線線寬不大于焊盤的1/2,走線方式,(3)所有拐角處45度走線,禁止出現(xiàn)銳角和直角走線,(4)走線到板邊的距...
SDRAM模塊SDRAM介紹:SDRAM是SynchronousDynamicRandomAccessMemory(同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器)的簡稱,是使用很的一種存儲(chǔ)器,一般應(yīng)用在200MHz以下,常用在33MHz、90MHz、100MHz、125MHz、133M...
DDRII新增特性,ODT( On Die Termination),DDR匹配放在PCB電路板上,而DDRII則把匹配直接設(shè)計(jì)到DRAM芯片內(nèi)部,用來改善信號(hào)品質(zhì),這使得DDRII的拓?fù)浣Y(jié)構(gòu)較DDR簡單,布局布線也相對(duì)較容易一些。說明:ODT(On-Die ...
工藝方面注意事項(xiàng)(1)質(zhì)量較大、體積較大的SMD器件不要兩面放置;(2)質(zhì)量較大的元器件放在板的中心;(3)可調(diào)元器件的布局要方便調(diào)試(如跳線、可變電容、電位器等);(4)電解電容、鉭電容極性方向不超過2個(gè);(5)SMD器件原點(diǎn)應(yīng)在器件中心,布局過程中如發(fā)現(xiàn)異...
DDRII新增特性,ODT( On Die Termination),DDR匹配放在PCB電路板上,而DDRII則把匹配直接設(shè)計(jì)到DRAM芯片內(nèi)部,用來改善信號(hào)品質(zhì),這使得DDRII的拓?fù)浣Y(jié)構(gòu)較DDR簡單,布局布線也相對(duì)較容易一些。說明:ODT(On-Die ...
FPGA管換注意事項(xiàng),首先和客戶確認(rèn)是否可以交換以及交換原則,其次,在FPGA交換管腳期間,不允許有原理圖的更改,如果原理圖要更改,在導(dǎo)入更改之后再調(diào)整管腳,管換的一般原則如下,在調(diào)整時(shí)應(yīng)嚴(yán)格意遵守:(1)基本原則:管腳不能調(diào)整,I/O管腳、Input管腳或者...
關(guān)鍵信號(hào)布線(1)射頻信號(hào):優(yōu)先在器件面走線并進(jìn)行包地、打孔處理,線寬8Mil以上且滿足阻抗要求,如下圖所示。不相關(guān)的線不允許穿射頻區(qū)域。SMA頭部分與其它部分做隔離單點(diǎn)接地。(2)中頻、低頻信號(hào):優(yōu)先與器件走在同一面并進(jìn)行包地處理,線寬≥8Mil,如下圖所示...
SDRAM模塊SDRAM介紹:SDRAM是SynchronousDynamicRandomAccessMemory(同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器)的簡稱,是使用很的一種存儲(chǔ)器,一般應(yīng)用在200MHz以下,常用在33MHz、90MHz、100MHz、125MHz、133M...
DDR與SDRAM信號(hào)的不同之處,1、DDR的數(shù)據(jù)信號(hào)與地址\控制信號(hào)是參考不同的時(shí)鐘信號(hào),數(shù)據(jù)信號(hào)參考DQS選通信號(hào),地址\控制信號(hào)參考CK\CK#差分時(shí)鐘信號(hào);而SDRAM信號(hào)的數(shù)據(jù)、地址、控制信號(hào)是參考同一個(gè)時(shí)鐘信號(hào)。2、數(shù)據(jù)信號(hào)參考的時(shí)鐘信號(hào)即DQS信...
規(guī)則設(shè)置子流程:層疊設(shè)置→物理規(guī)則設(shè)置→間距規(guī)則設(shè)置→差分線規(guī)則設(shè)置→特殊區(qū)域規(guī)則設(shè)置→時(shí)序規(guī)則設(shè)置◆層疊設(shè)置:根據(jù)《PCB加工工藝要求說明書》上的層疊信息,在PCB上進(jìn)行對(duì)應(yīng)的規(guī)則設(shè)置?!粑锢硪?guī)則設(shè)置(1)所有阻抗線線寬滿足《PCB加工工藝要求說明書》中的阻...
等長線處理等長線處理的步驟:檢查規(guī)則設(shè)置→確定組內(nèi)長線段→等長線處理→鎖定等長線。(1)檢查組內(nèi)等長規(guī)則設(shè)置并確定組內(nèi)基準(zhǔn)線并鎖定。(2)單端蛇形線同網(wǎng)絡(luò)走線間距S≥3W,差分對(duì)蛇形線同網(wǎng)絡(luò)走線間距≥20Mil。(3)差分線對(duì)內(nèi)等長優(yōu)先在不匹配端做補(bǔ)償,其次在...
工藝方面注意事項(xiàng)(1)質(zhì)量較大、體積較大的SMD器件不要兩面放置;(2)質(zhì)量較大的元器件放在板的中心;(3)可調(diào)元器件的布局要方便調(diào)試(如跳線、可變電容、電位器等);(4)電解電容、鉭電容極性方向不超過2個(gè);(5)SMD器件原點(diǎn)應(yīng)在器件中心,布局過程中如發(fā)現(xiàn)異...
繪制結(jié)構(gòu)特殊區(qū)域及拼板(1)設(shè)置允許布局區(qū)域:回流焊傳送邊的寬度要求為5mm以上,傳送邊上不能有貼片元器件;一般使用板框長邊用作回流焊傳送邊;短邊內(nèi)縮默認(rèn)2mm,不小于1mm;如短邊作為傳送邊時(shí),寬長比>2:3;傳送邊進(jìn)板方向不允許有缺口;傳送邊中間有缺口時(shí)長...
射頻、中頻電路(1)射頻電路★基本概念1、射頻:是電磁波按應(yīng)用劃分的定義,專指具有一定波長可用于無線電通信的電磁波,射頻PCB可以定義為具有頻率在30MHz至6GHz范圍模擬信號(hào)的PCB。2、微帶線:是一種傳輸線類型。由平行而不相交的帶狀導(dǎo)體和接地平面構(gòu)成。微...
存儲(chǔ)模塊介紹:存儲(chǔ)器分類在我們的設(shè)計(jì)用到的存儲(chǔ)器有SRAM、DRAM、EEPROM、Flash等,其中DDR系列用的是多的,其DDR-DDR4的詳細(xì)參數(shù)如下:DDR采用TSSOP封裝技術(shù),而DDR2和DDR3內(nèi)存均采用FBGA封裝技術(shù)。TSSOP封裝的外形尺寸...
射頻、中頻電路(3)射頻電路的PCBLAYOUT注意事項(xiàng)1、在同一個(gè)屏蔽腔體內(nèi),布局時(shí)應(yīng)該按RF主信號(hào)流一字布局,由于空間限制,如果在同一個(gè)屏蔽腔內(nèi),RF主信號(hào)的元器件不能采用一字布局時(shí),可以采用L形布局,比較好不要用U字形布局,在使用U字形布局前,一定要對(duì)U...
Gerber輸出Gerber輸出前重新導(dǎo)入網(wǎng)表,保證終原理圖與PCB網(wǎng)表一致,確保Gerber輸出前“替代”封裝已更新,根據(jù)《PCBLayout檢查表》進(jìn)行自檢后,進(jìn)行Gerber輸出。PCBLayout在輸出Gerber階段的所有設(shè)置、操作、檢查子流程步驟如...
ADC/DAC電路:(4)隔離處理:隔離腔體應(yīng)做開窗處理、方便焊接屏蔽殼,在屏蔽腔體上設(shè)計(jì)兩排開窗過孔屏蔽,過孔應(yīng)相互錯(cuò)開,同排過孔間距為150Mil。,在腔體的拐角處應(yīng)設(shè)計(jì)3mm的金屬化固定孔,保證其固定屏蔽殼,隔離腔體內(nèi)的器件與屏蔽殼的間距>0.5mm。如...
射頻、中頻電路(3)射頻電路的PCBLAYOUT注意事項(xiàng)1、在同一個(gè)屏蔽腔體內(nèi),布局時(shí)應(yīng)該按RF主信號(hào)流一字布局,由于空間限制,如果在同一個(gè)屏蔽腔內(nèi),RF主信號(hào)的元器件不能采用一字布局時(shí),可以采用L形布局,比較好不要用U字形布局,在使用U字形布局前,一定要對(duì)U...
工藝方面注意事項(xiàng)(1)質(zhì)量較大、體積較大的SMD器件不要兩面放置;(2)質(zhì)量較大的元器件放在板的中心;(3)可調(diào)元器件的布局要方便調(diào)試(如跳線、可變電容、電位器等);(4)電解電容、鉭電容極性方向不超過2個(gè);(5)SMD器件原點(diǎn)應(yīng)在器件中心,布局過程中如發(fā)現(xiàn)異...
調(diào)整器件字符的方法還有:“1”、“O”、△、或者其他符號(hào)要放在對(duì)應(yīng)的1管腳處;對(duì)BGA器件用英文字母和阿拉伯?dāng)?shù)字構(gòu)成的矩陣方式表示。帶極性器件要把“+”或其他標(biāo)識(shí)放在正極旁;對(duì)于管腳較多的器件要每隔5個(gè)管腳或者收尾管腳都要標(biāo)出管腳號(hào)(6)對(duì)于二極管正極標(biāo)注的擺...
添加特殊字符(1)靠近器件管腳擺放網(wǎng)絡(luò)名,擺放要求同器件字符,(2)板名、版本絲?。悍胖迷赑CB的元件面,水平放置,比元件位號(hào)絲印大(常規(guī)絲印字符寬度10Mil,高度80Mil);扣板正反面都需要有板名絲印,方便識(shí)別。添加特殊絲?。?)條碼:條碼位置應(yīng)靠近PC...
工藝方面注意事項(xiàng)(1)質(zhì)量較大、體積較大的SMD器件不要兩面放置;(2)質(zhì)量較大的元器件放在板的中心;(3)可調(diào)元器件的布局要方便調(diào)試(如跳線、可變電容、電位器等);(4)電解電容、鉭電容極性方向不超過2個(gè);(5)SMD器件原點(diǎn)應(yīng)在器件中心,布局過程中如發(fā)現(xiàn)異...
存儲(chǔ)模塊介紹:存儲(chǔ)器分類在我們的設(shè)計(jì)用到的存儲(chǔ)器有SRAM、DRAM、EEPROM、Flash等,其中DDR系列用的是多的,其DDR-DDR4的詳細(xì)參數(shù)如下:DDR采用TSSOP封裝技術(shù),而DDR2和DDR3內(nèi)存均采用FBGA封裝技術(shù)。TSSOP封裝的外形尺寸...
SDRAM時(shí)鐘源同步和外同步1、源同步:是指時(shí)鐘與數(shù)據(jù)同時(shí)在兩個(gè)芯片之間間傳輸,不需要外部時(shí)鐘源來給SDRAM提供時(shí)鐘,CLK由SDRAM控制芯片(如CPU)輸出,數(shù)據(jù)總線、地址總線、控制總線信號(hào)由CLK來觸發(fā)和鎖存,CLK必須與數(shù)據(jù)總線、地址總線、控制總線信...
DDR的PCB布局、布線要求4、對(duì)于DDR的地址及控制信號(hào),如果掛兩片DDR顆粒時(shí)拓?fù)浣ㄗh采用對(duì)稱的Y型結(jié)構(gòu),分支端靠近信號(hào)的接收端,串聯(lián)電阻靠近驅(qū)動(dòng)端放置(5mm以內(nèi)),并聯(lián)電阻靠近接收端放置(5mm以內(nèi)),布局布線要保證所有地址、控制信號(hào)拓?fù)浣Y(jié)構(gòu)的一致性及...